介电常数

更新时间:2023-10-02 14:42

介电常数是反映压电材料电介质在静电场作用下介电性质或极化性质的主要参数,通常用ε来表示。不同用途的压电元件对压电材料的介电常数要求不同。当压电材料的形状、尺寸一定时,介电常数ε通过测量压电材料的固有电容CP来确定。

测量方法

相对介电常数εr可以用静电场用如下方式测量:首先在两块极板之间为真空的时候测试电容器的电容C0。然后,用同样的电容极板间距离,但在极板间加入电介质后测得电容Cx。然后相对介电常数可以用下式计算:

εr=Cx/C0。

在标准大气压下,不含二氧化碳的干燥空气的相对电容率εr=1.00053。因此,用这种电极构形在空气中的电容Cair来代替C0来测量相对电容率εr时,也有足够的准确度。(参考GB/T 1409-2006)

对于时变电磁场,物质的介电常数和频率相关,通常称为介电系数。

常见溶剂

附常见溶剂的相对介电常数,条件为室温下,测试频率为1KHz。

H2O (水) 78.5

HCOOH (甲酸) 58.5

HCON(CH3)2 (N,N-二甲基甲酰胺)36.7

CH3OH (甲醇) 32.7

C2H5OH (乙醇) 24.5

CH3COCH3 (丙酮) 20.7

n-C6H13OH (正己醇)13.3

CH3COOH (乙酸或醋酸) 6.15

C6H6 (苯) 2.28

CCl4 (四氯化碳) 2.24

n-C6H14 (正己烷)1.88

n-C4H10(四号溶剂) 1.78

电介质

相关解释

“介电常数”在工具书中的解释:

1. 又称电容率或相对电容率,表征电介质或绝缘材料电性能的一个重要数据,常用ε表示。它是指在同一电容器中用同一物质为电介质和真空时的电容的比值,表示电介质在电场中贮存静电能的相对能力。空气和二硫化碳的ε值分别为1.0006和2.6左右,而水的ε值较大,10℃ 时为 83.83。

2. 介电常数是物质相对于真空来说增加电容器电容能力的度量。介电常数随分子偶极矩和可极化性的增大而增大。在化学中,介电常数是溶剂的一个重要性质,它表征溶剂对溶质分子溶剂化以及隔开离子的能力。介电常数大的溶剂,有较大隔开离子的能力,同时也具有较强的溶剂化能力。介电常数用ε表示,一些常用溶剂的介电常数见下表:

“介电常数”在学术文献中的解释:

1. 介电常数是指物质保持电荷的能力,损耗因数是指由于物质的分散程度使能量损失的大小。理想的物质的两项参数值较小。

2. 其介质常数具有复数形式,实数部分称为介电常数,虚数部分称为损耗因子。通常用损耗角的正切值 tan θ(损耗因子与介电常数之比)来表示材料与微波的耦合能力。损耗正切值越大,材料与微波的耦合能力就越强。

3. 介电常数是指在同一电容器中用某一物质为电介质与该电容器在真空中的电容的比值。在高频线路中信号传播速度的公式如下:v=k。

4. 为简单起见,后面将相对介电常数均称为介电常数。反射脉冲信号的强度,与界面的波反射系数和透射波的衰减系数有关,主要取决于周围介质与反射体的电导率和介电常数。

应用

近十年来,半导体工业界对低介电常数材料的研究日益增多,材料的种类也五花八门。然而这些低介电常数材料能够在集成电路生产工艺中应用的速度却远没有人们想象的那么快。其主要原因是许多低介电常数材料并不能满足集成电路工艺应用的要求。图2是不同时期半导体工业界预计低介电常数材料在集成电路工艺中应用的前景预测。

早在1997年,人们就认为在2003年,集成电路工艺中将使用的绝缘材料的介电常数(k值)将达到1.5。然而随着时间的推移,这种乐观的估计被不断更新。到2003年,国际半导体技术规划(ITRS 2003[7])给出低介电常数材料在集成电路未来几年的应用,其介电常数范围已经变成2.7~3.1。

造成人们的预计与现实如此大差异的原因是,在集成电路工艺中,低介电常数材料必须满足诸多条件,例如:足够的机械强度(MECHANICAL strength)以支撑多层连线的架构、高杨氏系数(Young's modulus)、高击穿电压(breakdown voltage>4MV/cm)、低漏电(leakage current<10^(-9) at 1MV/cm)、高热稳定性(thermal stability>450oC)、良好的粘合强度(adhesion strength)、低吸水性(low moisture uptake)、低薄膜应力(low film stress)、高平坦化能力(planarization)、低热涨系数(coefficient of thermal expansion)以及与化学机械抛光工艺的兼容性(compatibility with CMP process)等等。能够满足上述特性的低介电常数材料并不容易获得。例如,薄膜的介电常数与热传导系数往往就呈反比关系。因此,低介电常数材料本身的特性就直接影响到工艺集成的难易度。

在超大规模集成电路制造商中,TSMC、 Motorola、AMD以及NEC等许多公司为了开发90nm及其以下技术的研究,先后选用了应用材料公司(Applied Materials)的 Black Diamond 作为低介电常数材料。该材料采用PE-CVD技术[8] ,与现有集成电路生产工艺完全融合,并且引入BLOk薄膜作为低介电常数材料与金属间的隔离层,很好的解决了上述提及的诸多问题,是已经用于集成电路商业化生产为数不多的低介电常数材料之一。

免责声明
隐私政策
用户协议
目录 22
0{{catalogNumber[index]}}. {{item.title}}
{{item.title}}